來源:中國電子報(bào) 發(fā)布時(shí)間:2022-11-14 10:14
隨著摩爾定律發(fā)展趨緩,同時(shí)5G智能手機(jī)、高性能計(jì)算、大數(shù)據(jù)、5G和人工智能等新興領(lǐng)域的蓬勃發(fā)展,先進(jìn)封裝特別是3D封裝成為了重要的技術(shù)手段,發(fā)展非常迅速。
如今,通過硅通孔(TSV)和微凸點(diǎn)技術(shù)的2.5D/3D封裝,可以完成多芯片的高密度堆疊,為后摩爾時(shí)代集成電路發(fā)展提供了有力支撐。高帶寬存儲(chǔ)器(HBM)已經(jīng)量產(chǎn),2016年形成了標(biāo)準(zhǔn);以AMD、INTEL、Xilinx為代表的企業(yè)面向CPU/GPU/FPGA應(yīng)用的2.5D/3D芯片堆疊產(chǎn)品不斷問世,推動(dòng)了芯粒(Chiplet)技術(shù)發(fā)展。3D扇出型封裝也可以實(shí)現(xiàn)高密度三維互連,而且成本比3.5D TSV更加經(jīng)濟(jì),在一些多芯片高密度互連應(yīng)用方面實(shí)現(xiàn)了量產(chǎn)。當(dāng)前,隨著前道制造企業(yè)進(jìn)入先進(jìn)封裝領(lǐng)域以及3D封裝技術(shù)的推廣,未來將會(huì)給整個(gè)先進(jìn)封裝行業(yè)帶來非常顯著的技術(shù)升級(jí)和高速增長。
通過梳理3D封裝的技術(shù)路徑,我們發(fā)現(xiàn)3D封裝的技術(shù)路徑主要有5種。第一,引線鍵合多層芯片堆疊。第二,封裝堆疊(PoP)技術(shù),該技術(shù)是將手機(jī)處理芯片和存儲(chǔ)芯片進(jìn)行三維堆疊。第三,3D扇出型封裝,該技術(shù)可以實(shí)現(xiàn)高密度三維互連。第四,硅通孔(TSV)和微凸點(diǎn)技術(shù)芯片堆疊,也就是所謂的2.5D/3D封裝,可以完成多芯片的高密度堆疊,為后摩爾時(shí)代集成電路發(fā)展提供了有力支撐。當(dāng)前,高帶寬存儲(chǔ)器(HBM)已經(jīng)量產(chǎn);以AMD、INTEL為代表的企業(yè)面向CPU/GPU應(yīng)用;以Xilinx為代表的企業(yè)面向FPGA的2.5D/3D芯片堆疊產(chǎn)品不斷問世,推動(dòng)了芯粒(Chiplet)技術(shù)發(fā)展。2022年,國際上幾家大公司成立了chiplet聯(lián)盟,以期推出相關(guān)的標(biāo)準(zhǔn)的制定;第五,基于TSV和無凸點(diǎn)堆疊技術(shù)。以臺(tái)積電為代表的企業(yè)正在開展基于TSV和無凸點(diǎn)堆疊技術(shù),將互連節(jié)距推向1微米以下,為超高密度芯片堆疊做準(zhǔn)備,以滿足處理器芯片的功能需要。
目前,3D封裝技術(shù)也面臨著很多技術(shù)的難點(diǎn)和卡點(diǎn)。其一,在超高密度硅通孔技術(shù)深寬比大于15∶1的制備技術(shù)中,TSV硅通孔的孔徑在不斷縮小的過程中,TSV孔內(nèi)絕緣層、粘附層和阻擋層需要進(jìn)一步降低成本的方案。其二,三維扇出技術(shù)的可靠性問題需要解決。例如,線寬如何進(jìn)一步微縮到1微米,芯片偏移和重組后晶圓翹曲管控等難題亟待解決。其三,在超高密度芯片堆疊技術(shù)中,節(jié)距小于1微米的超高精度C2W無凸點(diǎn)鍵合技術(shù)和裝備需要進(jìn)一步完善。其四,高密度重布線(RDL)技術(shù)面臨著亞微米L/S和大于五層布線的需求,從材料到設(shè)備工藝都需要進(jìn)一步研發(fā)升級(jí)。其五,三維芯片堆疊的散熱方式、材料和工藝需要根據(jù)芯片功耗進(jìn)行優(yōu)化。其六,3D封裝電性、微區(qū)失效分析日趨復(fù)雜,需要在測(cè)試方面作進(jìn)一步優(yōu)化。
對(duì)于未來市場(chǎng)前景和發(fā)展趨勢(shì),當(dāng)前,隨著摩爾定律發(fā)展趨緩,在晶圓先進(jìn)制造方面的投入越來越大,使得產(chǎn)業(yè)界更關(guān)注3D封裝技術(shù)。預(yù)計(jì)3D封裝技術(shù)將成為電子產(chǎn)品小型化、系統(tǒng)集成化、低功耗和高帶寬的重要手段,市場(chǎng)前景非常廣闊。
目前先進(jìn)封裝的整體市場(chǎng)規(guī)模超過350億美元,芯粒市場(chǎng)規(guī)模預(yù)計(jì)在60億美元左右,都處于高速增長階段。根據(jù)高性能計(jì)算和存儲(chǔ)器領(lǐng)域的產(chǎn)業(yè)發(fā)展趨勢(shì)預(yù)測(cè),3D封裝將向著更高I/O密度的方向發(fā)展,其中混合鍵合技術(shù)最為關(guān)鍵,可獲得更高的響應(yīng)速度、帶寬密度和能源效率。
在3D封裝領(lǐng)域,臺(tái)積電(TSMC)作為明星龍頭企業(yè),硅通孔和扇出高端先進(jìn)封裝技術(shù)都取得了較大的技術(shù)領(lǐng)先優(yōu)勢(shì),同時(shí)憑借技術(shù)優(yōu)勢(shì)也獲得高端封裝的絕對(duì)市場(chǎng)占有率。在國內(nèi),隨著技術(shù)的積累和資本的助力,目前已經(jīng)涌現(xiàn)出一批具有成長性的企業(yè)。
(作者系廈門大學(xué)微電子與集成電路系主任)